DIPARTIMENTO DI INGEGNERIA DELL'INFORMAZIONE
E SCIENZE MATEMATICHE

UNIVERSITA' DEGLI STUDI DI SIENA
 
Home
  Privacy e Cookie policy


Massimo Alioto


Dipartimento di Ingegneria dell'Informazione
e Scienze Matematiche
University of Siena
Via Roma, 56
53100 Siena ITALY


e-mail:
Tel: in aspettativa fino al 31/12/2021
Fax: -
Office:
Building:
Floor:
Room:
S. Niccolò
2
231

[map]
Research Area Electronics and Measurements
ssd ING-INF/01
Official Homepage https://docenti.unisi.it/it/alioto
Personal Homepage http://www3.diism.unisi.it/~malioto/
Office Hours
segreteriaonline
Curriculum
Massimo Alioto è nato a Brescia il 18/03/1972; ha conseguito la laurea in Ingegneria Elettronica, indirizzo Microelettronica, presso l’Università di Catania nel luglio 1997, ed il titolo di Dottore di Ricerca in \"Ingegneria Elettrica\" nel 2001 presso la stessa Università. Nel 2002, dopo aver svolto attività come assegnista di ricerca, prende servizio come ricercatore presso la Facoltà di Ingegneria dell\'Università di Siena. Avendo conseguito giudizio di idoneità nel 2005, prende servizio come professore associato nel 2006 presso la medesima Facoltà. I suoi interessi scientifici riguardano i circuiti integrati digitali a livello circuitale e di gate e lo sviluppo di modelli e strategie di progetto efficienti , con particolare interesse per circuiti ad elevate prestazioni in termini di velocità o bassa dissipazione di potenza. In particolare, l\'attività di ricerca ha riguardato le famiglie logiche bipolari ad emettitori accoppiati e quelle CMOS a source accoppiati, i circuiti logici a bassa dissipazione di potenza (quali le logiche adiabatiche), la progettazione ottimizzata di varie architetture di sommatori e multiplexer ad elevato fan-in, i generatori di numeri casuali e pseudo-casuali. E\' coautore del libro \"MODEL AND DESIGN OF BIPOLAR AND MOS CURRENT-MODE LOGIC: CML, ECL and SCL Digital Circuits\" edito dalla Springer. Dal 2001 è stato docente di vari corsi di Elettronica di base, Microelettronica, Elettronica dei Sistemi Digitali presso le Università di Catania e Siena, oltre che per il Master post-lauream \"Sicurnet\". Dal 2000 è revisore per numerose riviste (ad esempio IEEE TCASI, TCASII, IEE Electronics Letters, Microelectronics Journal, Journal of Low Power Electronics, IEE Proceedings on Circuits, Devices & Systems) e per vari congressi (ISCAS, ICECS, IECON, PATMOS, ECCTD). Nel 2004 è Cochair per le sessioni orali \"Clocking\" e \"Flip-Flops\" della conferenza internazionale ISCAS2004, e nel 2005 è membro del Comitato Scientifico della conferenza PATMOS2005. A partire dallo stesso anno, è membro del Technical Committee VLSI Systems and Applications della IEEE CAS (Circuits and Systems) Society.



 

Dipartimento di Ingegneria dell'Informazione e Scienze Matematiche - Via Roma, 56 53100 SIENA - Italy